Trường Đại Học Công Nghiệp TpHCM -Khoa Công Nghệ Điện Tử
Bài 5
MẠCH ĐẾM – CHIA TẦN SỐ I. Mục tiêu bài học Sau khi hoàn...
310 downloads
870 Views
4MB Size
Report
This content was uploaded by our users and we assume good faith they have the permission to share this book. If you own the copyright to this book and it is wrongfully on our website, we offer a simple DMCA procedure to remove your content from our site. Start by pressing the button below!
Report copyright / DMCA form
Trường Đại Học Công Nghiệp TpHCM -Khoa Công Nghệ Điện Tử
Bài 5
MẠCH ĐẾM – CHIA TẦN SỐ I. Mục tiêu bài học Sau khi hoàn tất bài học, SV có khả năng: Hiểu được cấu trúc của bộ đếm không đồng bộ và bộ đếm đồng bộ. Phân biệt các kiểu đếm lên, xuống, có nhập dữ liệu. Phân tích, sử dụng các vi mạch đếm chuyên dụng cho yêu cầu. Áp dụng kỹ thuật quan sát / phân tích để xử lý lỗi ở mạch số II. Thiết bị sử dụng Bộ thực hành kỹ thuật số, hoặc main board và textboard. Đồng hồ VOM hay DVM, dao động ký hai tia, dây cắm. SL / nhóm
IC TTL
IC CMOS
Chức năng
1
74LS04
4069
6 NOT
1
74LS00
4011
4 NAND 2 ngỏ vào
1
74LS02
4001
4 NOR 2 ngỏ vào
1
74LS08
4081
4 AND 2 ngỏ vào
1
74LS32
4071
4 OR 2 ngỏ vào
1
74LS10
4023
3 NAND 3 ngỏ vào
1
74LS86
4070
4 XOR 2 ngỏ vào
2
74LS74
4013
2 D-FF
2
74LS112
4027
2JKFF
III. Nội dung thí nghiệm 1. Phân tích và thiết kế bộ đếm không đồng bộ (bộ đếm nối tiếp) © Nhiệm vụ: tìm hiểu hoạt động của bộ đếm nối tiếp dùng JK-FF 1.1. Bộ đếm lên không đồng bộ với Modulo 16 (M = 24) - Kết nối các Flip Flop thành mạch đếm như sơ đồ hình 3.1 - Nối Reset với PS0 chốt A’, nối ngỏ vào CLK với PS1 chốt A’ (hoặc chốt xung chuẩn 1Hz ở máy phát xung) - Nối các ngõ ra Q0, Q1, Q2, Q3 với các Led ở bộ Logic Indicator
Bài 3. Mạch đếm - chia tần số
- Tác động nút nhấn PS0 để Reset bộ đếm, nhấn PS1 tạo xung cho ngõ vào CLK, quan sát trạng thái ngỏ ra Q0, Q1, Q2, Q3 và Q’0, Q’1, Q’2, Q’3, tương ứng với từng xung ở ngỏ vào CLK, ghi các giá trị nhận được vào BTT 3-1. - Vẽ giản đồ xung các ngỏ ra Q0, Q1, Q2, Q3 theo xung CLK như hình 3.2.
Hình 3.1. Sơ đồ logic bộ đếm lên bất đồng bộ Mod 16 Bảng 3-1. Bảng trạng thái bộ đếm lên Mod 16 CLK
↓
↓
↓
↓
↓
↓
↓
↓
↓
↓
↓
↓
↓
↓
↓
↓
↓
↓
Q0 Q1 Q2 Q3 Q’0 Q’1 Q’2 Q’3
↓ : cạnh xuống của xung
- Nhận xét và giải thích kết quả hoạt động của bộ đếm ……………………………………………………………………………………… ……………………………………………………………………………………… ……………………………………………………………………………………… ……………………………………………………………………………………… ……………………………………………………………………………………… ……………………………………………………………………………………… ……………………………………………………………………………………… Tài liệu hướng dẫn thí nghiệm Kỹ Thuật Số
Trang 2
Bài 3. Mạch đếm - chia tần số
Hình 3.2. Giản đồ xung bộ đếm lên Mod 16
- Nhận xét tần số xung (chu kỳ) của ngỏ ra Q 0, Q1, Q2, Q3 so với tần số (chu kỳ) xung ngỏ vào CLK ……………………………………………………………………………………… ……………………………………………………………………………………… ……………………………………………………………………………………… ……………………………………………………………………………………… - Nêu nguyên tắc chung khi thiết kế bộ đếm lên không đồng bộ có M = 2 n ……………………………………………………………………………………… ……………………………………………………………………………………… ……………………………………………………………………………………… ……………………………………………………………………………………… ……………………………………………………………………………………… 1.2. Bộ đếm lên không đồng bộ với Mod 12 (23< M